数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列 mobi 下载 网盘 caj lrf pdf txt 阿里云

数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列精美图片
》数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列电子书籍版权问题 请点击这里查看《

数字设计与Verilog实现(第5版英文版)/国外电子与通信教材系列书籍详细信息

  • I***N:9787121323072
  • 作者:暂无作者
  • 出版社:暂无出版社
  • 出版时间:2017-08
  • 页数:暂无页数
  • 价格:68.31
  • 纸张:胶版纸
  • 装帧:平装-胶订
  • 开本:16开
  • 语言:未知
  • 丛书:暂无丛书
  • TAG:暂无
  • 豆瓣评分:暂无豆瓣评分
  • 豆瓣短评:点击查看
  • 豆瓣讨论:点击查看
  • 豆瓣目录:点击查看
  • 读书笔记:点击查看
  • 原文摘录:点击查看

内容简介:

M.莫里斯·马诺、迈克尔·D.奇莱蒂著的《数字设计与Verilog实现》是一本系统介绍数字电路设计的 教材,旨在教会读者关于数字设计的基本概念和基本方法。全书共分10章,内容涉及数字逻辑的基本理论、组合逻辑电路、时序逻辑电路、寄存器和计数器、存储器与可编程逻辑器件、寄存器传输级设计、半导体和CMOS集成电路、标准IC和FPGA实验、标准图形符号、Verilog HDL与数字系统设计等。全书结构严谨,选材新颖,内容深入浅出,紧密联系实际,教辅资料齐全。

本书可作为电气工程、电子工程、通信工程、计算机工程和计算机科学与技术等相关专业的双语教材,也可作为电子设计工程师的参考书。


书籍目录:

1 Digital Systems and Binary Numbers

1.1 Digital Systems

1.2 Binary Numbers

1.3 Number-Base Conversi***

1.4 Octal and Hexadecimal Numbers

1.5 Complements of Numbers

1.6 Signed Binary Numbers

1.7 Binary Codes

1.8 Binary Storage and Registers

1.9 Binary Logic

2 Boolean Algebra and Logic Gates

2.1 Introduction

2.2 Basic Definiti***

2.3 Axiomatic Definition of Boolean Algebra

2.4 Basic Theorems and Properties of Boolean Algebra

2.5 Boolean Functi***

2.6 Canonical and Standard Forms

2.7 Other Logic Operati***

2.8 Digital Logic Gates

2.9 Integrated Circuits

3 Gate-Level Minimization

3.1 Introduction

3.2 The Map Method

3.3 Four-Variable K-Map

3.4 Product-of-Sums Simplification

3.5 Don?ˉt-Care Conditi***

3.6 NAND and NOR Implementation

3.7 Other Two-Level Implementati***

3.8 Exclusive-OR Function

3.9 Hardware Deion Language

4 Combinational Logic

4.1 Introduction

4.2 Combinational Circuits

4.3 Analysis Procedure

4.4 Design Procedure

4.5 Binary Adder-CSubtractor

4.6 Decimal Adder

4.7 Binary Multiplier

4.8 Magnitude Comparator

4.9 Decoders

4.10 Encoders

4.11 Multiplexers

4.12 HDL Models of Combinational Circuits

5 Synchronous Sequential Logic

5.1 Introduction

5.2 Sequential Circuits

5.3 Storage Elements: Latches

5.4 Storage Elements: Flip-Flops

5.5 Analysis of Clocked Sequential Circuits

5.6 Synthesizable HDL Models of Sequential Circuits

5.7 State Reduction and Assignment

5.8 Design Procedure

6 Registers and Counters

6.1 Registers

6.2 Shift Registers

6.3 Ripple Counters

*** Synchronous Counters

6.5 Other Counters

6.6 HDL for Registers and Counters

7 Memory and Programmable Logic

7.1 Introduction

7.2 Random-Access Memory

7.3 Memory Decoding

7.4 Error Detection and Correction

7.5 Read-Only Memory

7.6 Programmable Logic Array

7.7 Programmable Array Logic

7.8 Sequential Programmable Devices

8 Design at the Register Transfer Level

8.1 Introduction

8.2 Register Transfer Level Notation

8.3 Register Transfer Level in HDL

8.4 Algorithmic State Machines (A***s)

8.5 Design Example (A***D Chart)

8.6 HDL Deion of Design Example

8.7 Sequential Binary Multiplier

8.8 Control Logic

8.9 HDL Deion of Binary Multiplier

8.10 Design with Multiplexers

8.11 Race-Free Design (Software Race Conditi***)

8.12 Latch-Free Design (Why Waste Silicon?)

8.13 Other Language Features

9 Laboratory Experiments with Standard ICs and FPGAs

9.1 Introduction to Experiments

9.2 Experiment 1: Binary and Decimal Numbers

9.3 Experiment 2: Digital Logic Gates

9.4 Experiment 3: Simplification of Boolean Functi***

9.5 Experiment 4: Combinational Circuits

9.6 Experiment 5: Code Converters

9.7 Experiment 6: Design with Multiplexers

9.8 Experiment 7: Adders and Subtractors

9.9 Experiment 8: Flip-Flops

9.10 Experiment 9: Sequential Circuits

9.11 Experiment 10: Counters

9.12 Experiment 11: Shift Registers

9.13 Experiment 12: Serial Addition

9.14 Experiment 13: Memory Unit

9.15 Experiment 14: Lamp Handball

9.16 Experiment 15: Clock-Pulse Generator

9.17 Experiment 16: Parallel Adder and Accumulator

*** Experiment 17: Binary Multiplier

9.19 Verilog HDL Simulation Experiments and Rapid Prototyping with FPGAs

10 Standard Graphic Symbols

10.1 Rectangular-Shape Symbols

10.2 Qualifying Symbols

10.3 Dependency Notation

10.4 Symbols for Combinational Elements

10.5 Symbols for Flip-Flops

10.6 Symbols for Registers

10.7 Symbols for Counters

10.8 Symbol for RAM

Appendix

Answers to Selected Problems

Index


作者介绍:

暂无相关内容,正在全力查找中


出版社信息:

暂无出版社相关信息,正在全力查找中!


书籍摘录:

暂无相关书籍摘录,正在全力查找中!



原文赏析:

暂无原文赏析,正在全力查找中!


其它内容:

暂无其它内容!


书籍真实打分

  • 故事情节:8分

  • 人物塑造:3分

  • 主题深度:7分

  • 文字风格:9分

  • 语言运用:3分

  • 文笔流畅:5分

  • 思想传递:8分

  • 知识深度:3分

  • 知识广度:7分

  • 实用性:9分

  • 章节划分:5分

  • 结构布局:5分

  • 新颖与独特:5分

  • 情感共鸣:7分

  • 引人入胜:5分

  • 现实相关:5分

  • 沉浸感:3分

  • 事实准确性:6分

  • 文化贡献:4分


网站评分

  • 书籍多样性:4分

  • 书籍信息完全性:5分

  • 网站更新速度:7分

  • 使用便利性:6分

  • 书籍清晰度:9分

  • 书籍格式兼容性:7分

  • 是否包含广告:7分

  • 加载速度:9分

  • 安全性:4分

  • 稳定性:4分

  • 搜索功能:6分

  • 下载便捷性:6分


下载点评

  • 快捷(552+)
  • 值得购买(639+)
  • 引人入胜(196+)
  • 字体合适(465+)
  • 可以购买(179+)
  • 还行吧(92+)
  • 小说多(112+)
  • 藏书馆(342+)
  • 速度慢(331+)
  • 四星好评(609+)

下载评价

  • 网友 辛***玮:

    页面不错 整体风格喜欢

  • 网友 扈***洁:

    还不错啊,挺好

  • 网友 郗***兰:

    网站体验不错

  • 网友 孔***旋:

    很好。顶一个希望越来越好,一直支持。

  • 网友 谭***然:

    如果不要钱就好了

  • 网友 蓬***之:

    好棒good

  • 网友 焦***山:

    不错。。。。。

  • 网友 印***文:

    我很喜欢这种风格样式。

  • 网友 权***波:

    收费就是好,还可以多种搜索,实在不行直接留言,24小时没发到你邮箱自动退款的!

  • 网友 国***芳:

    五星好评

  • 网友 菱***兰:

    特好。有好多书


随机推荐